UC3843 slope compensation

Dotazy na technické problémy, vlastní řešení technických problémů

Moderátor: Moderátoři

Odpovědět
Zpráva
Autor
Uživatelský avatar
voitano
Příspěvky: 466
Registrován: 02 pro 2009, 01:00

UC3843 slope compensation

#1 Příspěvek od voitano »

Snad to patří tady. Pochopil někdo tuto funkci obvodu? Mi to nějak uniká, zatím jsem jen vyčet , že to nějak pomáhá při provozu nad 50% střídy. Ale jak? Co to dělá s a bez toho tranzistoru?
Přílohy
uc3843 slpe.png

Uživatelský avatar
bdn
Příspěvky: 436
Registrován: 16 led 2020, 01:00

#2 Příspěvek od bdn »

No představ si, že na výstupu UC3843 máš připojený MOSFET, kde na D je cívka (transformátor) a na S je "Rsense" rezistor.
Pokud se spíná MOSFET, ten má nějakou kapacitu mezi G a S a první co se objeví na "Rsense" je úzký impuls, který nechceme.
Proto je tam R2 a C jako RC filtr.
1/ jakmile proud cívkou roste, naroste i napětí na "Rsense" a C a tím UC3843 ukončí cyklus nabíjení G a jde do vybíjení.
Toto je "current-mode control".

2/ pokud se tam přidá ten tranzistor a R1, tak navíc se "přičte" na C příspěvek z oscilátoru.
DLE DS:
8.3.9 Slope Compensation
A fraction of the oscillator ramp can be summed resistively with the current-sense signal to provide slope
compensation for converters requiring duty cycles over 50% (see Figure 21). Note that capacitor CCSF forms a
filter with RCSF to suppress the leading-edge switch spikes

https://www.ti.com/lit/ds/symlink/uc3843.pdf

Uživatelský avatar
EKKAR
Příspěvky: 29689
Registrován: 16 bře 2005, 01:00
Bydliště: Česká Třebová, JN89FW21

#3 Příspěvek od EKKAR »

Neboli jestli to dobře chápu, ten venkovní tranzistor omezuje negativní vliv připojený indukčnosti na vnitřní spínací MOSFET v integráči?
Nasliněný prst na svorkovnici domovního rozvaděče: Jó, paninko, máte tam ty Voltíky všecky...

A kutilmile - nelituju tě :mrgreen: :mrgreen: !!!

Uživatelský avatar
voitano
Příspěvky: 466
Registrován: 02 pro 2009, 01:00

#4 Příspěvek od voitano »

BDN: Dík za odpověď , ale to co jste napsal zevrubně znám, mě uniká přesný mechanismus funkce toho T a R1. Našel jsem to v servisním manuálu svářečky , https://elektrotanya.com/telwin_tecnica ... nload.html kde to ani neřídí výkonový obvod, budí to pouze budící trafko pro igbt.

A vzhledem k zapojení svářečky jako propustný jednočinný zdroj je vyloučen provoz nad 50% (je tam 3845) tak právě netuším proč to tam je, když se to doporučuje až nad 50%. Nebo to možná pomáhá i níže. Má to nějak stabilizovat regulační smyčku, kdy se na 50 % mohou objevovat oscilace

Uživatelský avatar
lesana87
Příspěvky: 3296
Registrován: 20 zář 2014, 02:00

#5 Příspěvek od lesana87 »

Ta nestabilita souvisí s tím, že se reguluje od špičkové hodnoty proudu, ne od střední. Při střídě pod 50% má regulace tendenci chybu v regulovaném proudu tlumit, ale při střídě nad 50% ta chyba naopak postupně narůstá, takže je regulace nestabilní. Kompenzuje se to tím, že požadovaná hodnota proudu není konstantní, ale během cyklu se snižuje, je to taková pila. Prakticky se to obvykle realizuje obráceně, požadovaná hodnota proudu je konstanta a ta pila (to je to slope compensation) se přičte k měřené hodnotě proudu. Je to jednodušší, dá se k tomu využít pila z oscilátoru měniče, jen se posílí tím tranzistorem, aby se oscilátor neovlivňoval.
Tady máš pdfko, ve kterém je to vysvětlené a jsou tam hezké obrázky, jak se mění chyba regulovaného proudu ΔI při střídě pod 50%, nad 50%, bez a s kompenzací sklonu.
https://www.ti.com/lit/an/slua101/slua101.pdf
Proč tu kompenzaci použili i u měniče, který nad 50% neběhá? Ona zlepšuje chování měniče i pod 50% střídy, jakoby "přepočítává" špičkovou hodnotu proudu (od té se reálně reguluje) na střední hodnotu, se kterou ta current mode regulace funguje nejlépe. To je v tom PDF také zmíněné.

Uživatelský avatar
bdn
Příspěvky: 436
Registrován: 16 led 2020, 01:00

#6 Příspěvek od bdn »

Zkusil jsem to nacakat do simulátoru
1/ Viz. obr. níže. UC pracuje v "current-mode control". Tj. tON záleží na proudu cívkou.
Proud cívkou při tON roste jako "pila1", V5-fialová, jakmile dosáhne 1V, UC se překlopí a na výstupu je 0 (tOFF).

2/ tranzistor Q1 funguje jako emitorový sledovač, tj. napětí na E roste, V6-hnědá, podobně jak oscilátor RT/CT (OSC), V1-zelená. Řekněme "pila2"
Pokud by se sečetly příspěvky "pila1" + "pila2" dohromady, tak by UC už nepracoval v čistě "current-mode control" módu. tON se zkrátí a tOFF se prodlouží.

3/ mrkni do DS na straně 21. Figure 24. Open-Loop Laboratory Test Fixture.
Zde je vidět, že se tON a tOFF řídí "napěťově", nezávisle na stavu výstupu.

4/ schéma tvého invertoru jsem nestudoval. Tipnul bych si, že tam jde o zajištění minimálního tOFF času.
Přílohy
211029_test_uc.zip
ltspice file
(6.64 KiB) Staženo 761 x
V1-zelená oscilátor
<br />V2-červená výstup na G
<br />V5-fialová Vsense po RC filtraci
<br />V6-hnědá emitor Q1
V1-zelená oscilátor
V2-červená výstup na G
V5-fialová Vsense po RC filtraci
V6-hnědá emitor Q1

Odpovědět

Zpět na „Poradna“